彭峰的博客
05
01
SRE 方法论 SRE 方法论
SRE承担的职责:可用性改进,延迟优化,性能优化,效率优化,变更管理,监控,紧急事务处理,容量规划与管理 工作内容:开发监控系统,规划容量,处理紧急事件,确保事故根源被跟踪修复 核心方法论: 确保长期关注研发工作 将运维工作限制在50%以内
2021-05-01
01
SRE实践 SRE实践
故障排查手段故障报告–> 定位问题 –> 检查 –> 诊断 –> 测试/修复 –> 治愈常见的问题主要集中在定位、检查和诊断环节上应该避免 关注了错误的系统现象,或者错误地理解了系统现象的含义 不能正确修改系
2021-05-01
01
服务可靠度模型 服务可靠度模型
服务可靠度模型模型 产品设计 软件开发 容量规划 测试+发布 事后总结/问题根源分析 应急事件处理 监控监控系统大型监控系统的难点 大型系统中组件数量特别多,分析工作繁杂繁重 监控系统本身的维护要求必须非常低时序性监控(borgmon
2021-05-01
01
CPU CPU
CPU组成运算器功能:接受来自控制器宋老的命令并执行相应的动作。 包含 ALU 算术逻辑单元 暂存寄存器 ACC 累加寄存器 通用寄存器组 PSW 程序状态寄存器组 移位器 计数器 控制器功能:执行指令,每条指令的执行都是由控制器发出的
01
I/O 系统 I/O 系统
I/O控制方式 程序查询方式 CPU和I/O设备串行工作。CPU不断查询I/O设备的状态 程序中断方式 CPU和I/O设备串行工作。 思想:CPU在程序中安排好在某一时刻启动一台外设,然后CPU继续执行原来的程序,不再等待外设就绪,一旦外
01
存储器 存储器
[TOC] 存储芯片的组成 存储矩阵 译码驱动 读写电路 读/写控制线 片选线 RAM随机存储器SRAM原理:使用双稳态触发器(六管MOS)作为存储元 特点: 集成度低,功耗大 易失性半导体 一般用于高速缓存 DRAM原理:使用
01
存储系统 存储系统
[TOC] 存储芯片的组成 存储矩阵 译码驱动 读写电路 读/写控制线 片选线 RAM随机存储器易失性存储器 SRAM原理:使用双稳态触发器(六管MOS)作为存储元 特点: 集成度低,功耗大 易失性半导体 一般用于高速缓存 DR
01
总线 总线
总线特点 分时 共享 分类 片内总线 用于CPU芯片内部寄存器与寄存器之间 系统总线 数据总线,双向传输总线,位数与机器字长、存储字长有关 地址总线,单向创术总线,位数与主存地址空间的大小有关 控制总线 通信总线 用于计算机系统之
01
指令格式 指令格式
指令格式包括操作码和地址码 定长操作码格式 扩展操作码格式 寻址方式指令寻址 顺序寻址 跳跃寻址 数据寻址 隐含寻址 立即数数据寻址 直接寻址:EA = A 间接寻址 :EA = (A) 寄存器寻址:EA = R 寄存器间接
01
数据表示和运算 数据表示和运算
机器数常用的进制 二进制 八进制 十进制 十六进制 每种进制的转换 常见的BCD码 8421码 8421码相加大于1001时,需要加0110进行修正 余3码 2421码 校验码 原理:通过增加一些冗余码来校验或纠错 奇偶校验
11 / 24