彭峰的博客
DHCP和PXE DHCP和PXE
DHCPDHCP 简介动态主机配置协议(Dynamic Host Configuration Protocol),简称DHCP DHCP优点 网络管理员可以验证IP地址和其它配置参数,而不用去检查每个主机 DHCP不会同时租借相同的IP地址
CDN CDN
CDN(Content Delivery Network) 目的:内容分发网络通过在现有的Internet中添加一层新的缓存,将网站的内容发布到最接近用户的网络边缘节点,时用户能够就近地获取到内容,提高用户访问网站的响应速度。解决由于网络宽
CPU 流水线 CPU 流水线
影响流水线的因素 结构相关 解决方法: 前一指令访存时,使后一条相关指令暂停一个周期 单独设置数据存储器和指令存储器,使两项操作在不同存储器中运行 数据相关 解决方法: 把数据相关的指令及后续指令都暂停一到几个时钟周期,直到数据相关
数据表示和运算 数据表示和运算
机器数常用的进制 二进制 八进制 十进制 十六进制 每种进制的转换 常见的BCD码 8421码 8421码相加大于1001时,需要加0110进行修正 余3码 2421码 校验码 原理:通过增加一些冗余码来校验或纠错 奇偶校验
指令格式 指令格式
指令格式包括操作码和地址码 定长操作码格式 扩展操作码格式 寻址方式指令寻址 顺序寻址 跳跃寻址 数据寻址 隐含寻址 立即数数据寻址 直接寻址:EA = A 间接寻址 :EA = (A) 寄存器寻址:EA = R 寄存器间接
总线 总线
总线特点 分时 共享 分类 片内总线 用于CPU芯片内部寄存器与寄存器之间 系统总线 数据总线,双向传输总线,位数与机器字长、存储字长有关 地址总线,单向创术总线,位数与主存地址空间的大小有关 控制总线 通信总线 用于计算机系统之
存储系统 存储系统
[TOC] 存储芯片的组成 存储矩阵 译码驱动 读写电路 读/写控制线 片选线 RAM随机存储器易失性存储器 SRAM原理:使用双稳态触发器(六管MOS)作为存储元 特点: 集成度低,功耗大 易失性半导体 一般用于高速缓存 DR
存储器 存储器
[TOC] 存储芯片的组成 存储矩阵 译码驱动 读写电路 读/写控制线 片选线 RAM随机存储器SRAM原理:使用双稳态触发器(六管MOS)作为存储元 特点: 集成度低,功耗大 易失性半导体 一般用于高速缓存 DRAM原理:使用
I/O 系统 I/O 系统
I/O控制方式 程序查询方式 CPU和I/O设备串行工作。CPU不断查询I/O设备的状态 程序中断方式 CPU和I/O设备串行工作。 思想:CPU在程序中安排好在某一时刻启动一台外设,然后CPU继续执行原来的程序,不再等待外设就绪,一旦外
CPU CPU
CPU组成运算器功能:接受来自控制器宋老的命令并执行相应的动作。 包含 ALU 算术逻辑单元 暂存寄存器 ACC 累加寄存器 通用寄存器组 PSW 程序状态寄存器组 移位器 计数器 控制器功能:执行指令,每条指令的执行都是由控制器发出的
1 / 4